Motore lint schematico
Esegue controlli consultivi per violazioni localizzate delle regole e problemi di best practice oltre l'ERC nativo.
Cosa controlla
- Pin non connessi senza direttiva NOERC
- Pin non connessi con NOERC (audit trail)
- Net senza controlli ERC applicati
- Pin NC (No Connect) connessi a net
- Anomalie di connettività dei pin
Output
Report di connettività pin con risultati categorizzati e conteggi riepilogativi.
Valutazione modelli di libreria
Assegna una valutazione a lettere alla qualità dei modelli di libreria schematica per documentare le aree da migliorare, garantire l'uniformità e stabilire un livello di riferimento della qualità delle librerie.
Cosa valuta
- Proprietà elettriche dei pin IC (input/output/bidirezionale/alimentazione)
- Completezza del modello connettore schermato
- Validazione componenti rispetto a euristiche
- Assegnazioni footprint
- Disponibilità modello 3D
- Disponibilità modello di simulazione
Output
Riepilogo qualità librerie con valutazioni a lettere, legenda euristiche di validazione, audit componente per componente e inventario footprint/modelli.
Motore di revisione schematica
Valuta la coerenza cross-foglio e cross-interfaccia, inclusi i controlli che si estendono su più fogli e confini funzionali.
Cosa controlla
- Audit esclusioni ERC
- Pin non connessi e non contrassegnati
- Controlli di design EMC (messa a terra shell connettore)
- Utilizzo LSSI (interfaccia seriale a bassa velocità): I2C, SPI, JTAG, Microwire
- Utilizzo HSSI (interfaccia seriale ad alta velocità)
- Interfacce e vincoli delle memorie non volatili
- Rilevamento interfacce parziali (net non completamente rilevate)
Output
Report interfacce seriali a bassa velocità, analisi interfacce di memoria (con indicatori di interfacce complete e incomplete), report controlli di design EMC.
Motore di documentazione
Genera artefatti di documentazione derivati dallo schematico, pronti per l'inclusione diretta nei pacchetti di documentazione formale.
Cosa genera
- Pinout connettori con nomi e descrizioni dei segnali
- Riferimenti incrociati connettori accoppiati con produttore e codice componente
- Tabelle dei segnali
- Tabelle punti di test con dimensione fisica
- Descrizioni componenti con assegnazioni footprint PCB
- Inventario modelli 3D e di simulazione
- Documentazione switch e tabelle di configurazione
- Assegnazioni connettori JTAG per dispositivo target
Output
Sezione pinout connettori, documentazione switch, tabelle inventario componenti — tutto formattato per l'inclusione nella documentazione di design o nei pacchetti di produzione.
Motore DFT
Revisiona l'intento di test a livello schematico per supportare la pianificazione del design-for-test e lo sviluppo del boundary scan.
Cosa controlla
- Copertura punti di test nel design
- Punti di test sui rail di alimentazione
- Punti di test interfacce di programmazione (JTAG, SWD)
- Punti di test output-enable oscillatore
- Considerazioni sull'accesso con sonda
- Resistori che richiedono test Kelvin
- Enable e uscite collegati a livello fisso
- Analisi DFT degli switch
Output
Report DFT punti di test fisici organizzato per categoria: rail di alimentazione, interfacce di programmazione, OE oscillatore, resistori Kelvin. Punti di test indicizzati per foglio e in aggregato.
← Torna a Tomachie