Silnik lint schematów
Wykonuje sprawdzenia doradcze dotyczące lokalnych naruszeń reguł i problemów z najlepszymi praktykami wykraczających poza natywne ERC.
Co sprawdza
- Niepodłączone piny bez dyrektywy NOERC
- Niepodłączone piny z NOERC (ścieżka audytu)
- Sieci bez zastosowanych sprawdzeń ERC
- Piny NC (No Connect), które są podłączone do sieci
- Anomalie łączności pinów
Wyniki
Raport łączności pinów z kategoryzowanymi wynikami i podsumowaniem ilościowym.
Ocena modeli bibliotek
Ocenia literowo jakość modeli bibliotek schematów, dokumentując obszary wymagające poprawy, wymuszając jednolitość i ustanawiając bazowy poziom jakości biblioteki.
Co ocenia
- Właściwości elektryczne pinów IC (wejście/wyjście/dwukierunkowe/zasilanie)
- Kompletność modelu ekranowanego złącza
- Walidacja komponentów według heurystyk
- Przypisania footprintów
- Dostępność modeli 3D
- Dostępność modeli symulacyjnych
Wyniki
Podsumowanie jakości bibliotek z ocenami literowymi, legendą heurystyk walidacji, audytem komponent po komponencie oraz inwentarzem footprintów/modeli.
Silnik przeglądu schematów
Ocenia spójność między arkuszami i interfejsami, w tym sprawdzenia obejmujące wiele arkuszy i granic funkcjonalnych.
Co sprawdza
- Audyt wyłączeń ERC
- Niepodłączone i nieoznaczone piny
- Sprawdzenia projektu EMC (uziemienie obudów złączy)
- Użycie LSSI (Low-Speed Serial Interface): I2C, SPI, JTAG, Microwire
- Użycie HSSI (High-Speed Serial Interface)
- Interfejsy i ograniczenia pamięci nieulotnej
- Wykrywanie niekompletnych interfejsów (sieci nie w pełni wykryte)
Wyniki
Raport interfejsów szeregowych niskiej prędkości, analiza interfejsów pamięci (z flagami kompletnych i niekompletnych interfejsów), raport sprawdzeń projektu EMC.
Silnik dokumentacji
Generuje artefakty dokumentacji wyodrębnione ze schematów, nadające się do bezpośredniego włączenia do formalnych pakietów dokumentacji.
Co generuje
- Pinouty złączy z nazwami i opisami sygnałów
- Odsyłacze do złączy współpracujących z producentem i numerem części
- Tabele sygnałów
- Tabele punktów testowych z wymiarami fizycznymi
- Opisy komponentów z przypisaniami footprintów PCB
- Inwentarz modeli 3D i symulacyjnych
- Dokumentacja przełączników i tabele konfiguracji
- Przypisania złączy JTAG według urządzenia docelowego
Wyniki
Sekcja pinoutów złączy, dokumentacja przełączników, tabele inwentarza komponentów — wszystko sformatowane do włączenia do dokumentacji projektowej lub pakietów produkcyjnych.
Silnik DFT
Przeglądanie intencji testowych na poziomie schematu w celu wsparcia planowania design-for-test i rozwoju boundary scan.
Co sprawdza
- Pokrycie punktami testowymi w całym projekcie
- Punkty testowe szyn zasilania
- Punkty testowe interfejsów programowania (JTAG, SWD)
- Punkty testowe włączenia wyjścia oscylatorów
- Uwzględnienie dostępu sondami
- Rezystory wymagające testu Kelvina
- Wymuszone stany wejść enable i wyjść
- Analiza DFT przełączników
Wyniki
Raport DFT fizycznych punktów testowych zorganizowany według kategorii: szyny zasilania, interfejsy programowania, OE oscylatorów, rezystory Kelvina. Punkty testowe indeksowane według arkusza i w ujęciu zagregowanym.
← Powrót do Tomachie