Tomachie

AI-driven design hardening and manufacturing readiness for PCB schematics.

Submit Examples How It Works Privacy About Stats Reviews

Neden Tomachie?

Mühendisler ayrılır. Şirketler satın alınır. Yükleniciler değişir. Yeni gelen kişi, hiçbir belge olmadan başka birinin düşüncesinden oluşan on beş sayfayı devralır.

Tomachie, bir sonraki mühendisin sıfırdan başlamaması için tasarımda ne olduğunu ortaya çıkarır — ve böylece orijinal tasarımcı hiç yazmak zorunda kalmadığı belgelere sahip olur.

Üç yetenek Tomachie'yi farklı kılar. Üretken DFT, yerleşim başlamadan önce stuck-at arıza kapsama hedeflerinize ulaşmak için test noktalarını otomatik olarak ekler. Anlamsal denetim, empedans yollarını cihazlar arasında izler, JTAG zincirlerini BSDL karşısında doğrular ve insan incelemelerinin gözden kaçırdığı kütüphane hatalarını yakalar. PCOLA-SOQ puanlaması, gerçek dünya test edilebilirlik metriklerine dayalı harf notları (A–F) ile üretim riskinizi sayısal olarak ifade eder.

Tasarımınızın iyi olduğunu biliyorsunuz — bunu paydaşlara bir Tomachie puanıyla kanıtlayın. Her analiz, sıralamanızı yükseltmek için nelerin değişmesi gerektiğinin ayrıntılı dökümüyle 100 üzerinden bir puan üretir. İsterseniz en yüksek puanınız, istatistik sayfamızda en iyi tasarımcıların yanında paylaşılır.

Üretken DFT: Arıza Kapsamını Otomatik Olarak Ayarlayın

Çoğu ERC aracı şikâyet eder. Tomachie harekete geçer. Bir hedef belirleyin, sağlamlaştırılmış bir tasarım geri alın.

Hedefli Kapsama

Stuck-at arıza kapsamı veya PCOLA-SOQ için hedef yüzdenizi belirleyin. Tomachie, hangi netlerin test noktalarına ihtiyaç duyduğunu ve hedefe ulaşmak için kaç tane eklenmesi gerektiğini bulur.

Otomatik Yerleştirme

Test noktası bileşenleri doğrudan şematik dosyalarınıza yerleştirilir — yerel Altium sembolleri, yerel KiCad sembolleri. Ped ped manuel tahmin yok. Değiştirilmiş proje, açılmaya hazır şekilde geri döner.

Yerleşim İçin Alan Bütçesi

Test noktalarını şematik aşamasında eklemek, yerleşime en baştan tanımlı bir footprint sayısı verir. Son aşamada yönlendirme sıkışıklığı yok. Sonradan sıkıştırılmış test noktalarından kaynaklanan sinyal bütünlüğü tavizleri yok.

Tomachie'yi bir hedefle ilk çalıştırdığınızda, değiştirilmiş şematiğiniz test noktaları yerinde olarak geri döner. Altium veya KiCad'de açın — iş bitmiştir.

Rapor İçeriği

  • Tasarım Özeti
  • Pin Bağlantı Raporu
  • Bellek Arayüz Analizi
  • Düşük Hızlı Seri Arayüzler
  • Konnektör Pinoutları
  • Fiziksel Test Noktası DFT
  • EMC Tasarım Kontrolleri
  • Şematik Kütüphane Kalitesi
  • Anahtar Dokümantasyonu
  • HSSI / Differential Pair Analysis
  • Boundary Scan / JTAG Chain Validation
  • PCOLA-SOQ Scoring

Analiz Motorları

Ayrıntılı motor belgesine bakın →

Şematik Lint Motoru

Semantic auditing beyond native ERC — catches mischaracterized pins, broken impedance paths, and property errors invisible to standard rule checks.

Kütüphane Model Değerlendirmesi

Kütüphane model kalitesini harf notu ile derecelendirir, tasarım genelinde tekdüzeliği sağlar.

Şematik İnceleme Motoru

Sayfalar arası tutarlılık, arayüz doğrulaması, EMC kontrolleri, LSSI/HSSI kullanımı.

Dokümantasyon Motoru

Konnektör pinoutları, sinyal tabloları, test noktası tabloları, bileşen özetleri.

DFT Motoru

Üretken test için tasarım: stuck-at arıza kapsamı veya PCOLA-SOQ hedef yüzdenizi belirleyin; Tomachie, test noktası bileşenlerini şematiğinize otomatik olarak ekler. AXI, AOI, ICT, uçan prob ve boundary scan kapsamını tahmin eder. Yerleşime hazır değiştirilmiş bir proje döndürür.