Tomachie

权威的AI辅助PCB设计审查

提交 示例 工作原理 隐私 关于 统计 评价

PCB schematic design hardening through AI

Tōmachie(拓马奇) provides generative design and design-for-test which goes beyond ERC to harden your Altium1, KiCad, or OrCAD2 schematics for layout. It checks for design errors in LSSI and HSSI, traces full impedance paths across devices, grades library model quality, and predicts AXI, AOI, ICT, FPT and boundary scan fault coverage, then auto-inserts test points to hit your fault coverage targets — then writes the changes to an updated project of your native schematic files. The output is a 10,000+ word design review document ready for stakeholder sign-off.

Upload ZIP → Parse Schematics → Analyze & Check → Render HTML → Email Link
亲自试试: Download FPGA1394V3.zip — Xilinx FPGA PCB设计,包含Firewire接口和多层级原理图。上传后即可获得完整的分析报告。 (更多PCB设计审查)
设计审查已预生成 — 无需上传即可查看输出效果。

Submit Schematic for Design Audit, DFT, and Auto-Documentation

将ZIP拖放到此处或点击浏览

包含原理图文件的ZIP:Altium (.SchDoc + .PrjPcb)、KiCad (.kicad_sch + .kicad_pro)或OrCAD(即将推出)。添加BSDL文件可进行边界扫描分析。KiCad用户:如有 .kicad_dru 文件,请包含以进行HSSI分析。

0 = 基础版(所有元件),1+ = 命名变体

如果包含 .PrjPcb 或 .kicad_pro 文件,请留空。

高级选项
处理选项:
确定性 PCB 原理图分析、DFT 与评分 — 全面审查,不使用 AI、AI 训练或 LLM。
需要静态加密?

撰写评价 · 查看所有评价

1 Altium是Altium Limited的注册商标。KiCad是KiCad项目的商标。OrCAD是Cadence Design Systems的注册商标。商标的使用遵循合理使用原则,仅用于标识兼容的文件格式。不声称任何背书或关联关系。

2 OrCAD DSN support is in progress; currently manual test point insertion only.