Dlaczego Tomachie?
Inżynierowie odchodzą. Firmy są przejmowane. Podwykonawcy się zmieniają. Nowy pracownik dziedziczy piętnaście arkuszy czyjegoś myślenia bez dokumentacji.
Tomachie wydobywa to, co jest w projekcie, aby następny inżynier nie zaczynał od zera — i aby oryginalny projektant miał dokumentację, której nigdy nie musiał pisać.
Trzy możliwości wyróżniają Tomachie. Generatywny DFT automatycznie wstawia punkty testowe, aby osiągnąć cele pokrycia błędów stuck-at jeszcze przed rozpoczęciem layoutu. Audyt semantyczny śledzi ścieżki impedancji między komponentami, weryfikuje łańcuchy JTAG względem BSDL i wykrywa błędy biblioteki, które umykają ludzkim przeglądom. Ocena PCOLA-SOQ kwantyfikuje ryzyko produkcyjne za pomocą ocen literowych (A–F) opartych na rzeczywistych metrykach testowalności.
Wiesz, że Twój projekt jest dobry — udowodnij to interesariuszom wynikiem Tomachie. Każda analiza daje wynik w skali 100 wraz ze szczegółowym rozbiciem tego, co należy zmienić, aby zająć wyższą pozycję. Jeśli chcesz, Twój najlepszy wynik zostanie udostępniony na naszej stronie statystyk obok najlepszych projektantów.
Generatywny DFT: automatycznie ustaw pokrycie błędów
Większość narzędzi ERC narzeka. Tomachie działa. Ustaw cel, odbierz utwardzony projekt.
Ukierunkowane pokrycie
Ustaw docelowy procent pokrycia błędów stuck-at lub PCOLA-SOQ. Tomachie sam ustali, które sieci wymagają punktów testowych i ile należy ich dodać, aby osiągnąć cel.
Automatyczne wstawianie
Komponenty punktów testowych są umieszczane bezpośrednio w Twoich plikach schematu — natywne symbole Altium, natywne symbole KiCad. Bez ręcznego zgadywania pad po padzie. Zmodyfikowany projekt wraca gotowy do otwarcia.
Budżet miejsca dla layoutu
Dodanie punktów testowych już na etapie schematu daje layoutowi zdefiniowaną liczbę footprintów od samego początku. Żadnego późnego zatłoczenia routingu. Żadnych kompromisów integralności sygnału spowodowanych TP wciśniętymi na siłę po fakcie.
Przy pierwszym uruchomieniu Tomachie z celem Twój zmodyfikowany schemat wraca z już rozmieszczonymi punktami testowymi. Otwórz go w Altium lub KiCad — robota zrobiona.
Zawartość raportu
- Podsumowanie projektu
- Raport łączności pinów
- Analiza interfejsów pamięci
- Interfejsy szeregowe niskiej prędkości
- Pinouty złączy
- DFT fizycznych punktów testowych
- Sprawdzenia projektu EMC
- Jakość bibliotek schematów
- Dokumentacja przełączników
- HSSI / Differential Pair Analysis
- Boundary Scan / JTAG Chain Validation
- PCOLA-SOQ Scoring
Silniki analizy
Zobacz szczegółową dokumentację silników →
Silnik lint schematów
Semantic auditing beyond native ERC — catches mischaracterized pins, broken impedance paths, and property errors invisible to standard rule checks.
Ocena modeli bibliotek
Ocenia literowo jakość modeli bibliotek, wymusza jednolitość w projekcie.
Silnik przeglądu schematów
Spójność między arkuszami, walidacja interfejsów, sprawdzenia EMC, użycie LSSI/HSSI.
Silnik dokumentacji
Pinouty złączy, tabele sygnałów, tabele punktów testowych, podsumowania komponentów.
Silnik DFT
Generatywne design-for-test: ustaw docelowy procent pokrycia błędów stuck-at lub PCOLA-SOQ, a Tomachie automatycznie wstawi komponenty punktów testowych do Twojego schematu. Prognozuje pokrycie AXI, AOI, ICT, sondy latającej i boundary scan. Zwraca zmodyfikowany projekt gotowy do layoutu.